так вроде бы все на скрине и предельно ясно....
или я не понял правильно вопрос.....
вывод мс (2 дип40 или 3 плцц44) E chip enable - управляющий вход (является тактовым или стробирующим входом), который, когда активен, разрешает работу интегральной схемы и, когда неактивен, заставляет интегральную схему находиться в режиме ожидания с пониженной мощностью
вывод мс (20 дип40 или 22 плцц44) G output enable - управляющий вход, который в зависимости от применяемого к нему логического уровня разрешает или запрещает вывод данных с устройства.